芯科实验室推出PCI Express时脉元件

来源:新电子 #实验室# #元件#
2.1w
芯科实验室(Silicon Labs)推出目前市场上最小封装和最低功耗的新型1路和2路输出PCI Express(PCIe)时脉产生器,进一步扩展PCIe时脉解决方案。Si52111和Si52112时脉产生器积体电路(IC)完全满足PCIe Gen1/2/3标准的严格要求,特别针对注重电路板空间、功耗和系统成本敏感型的大量消费性、嵌入式、通讯和企业等级应用而设计。
芯科实验室副总裁暨时序产品总经理Mike Petrowski表示,PCIe介面标准在网路储存和伺服器及各种应用中的普及,推动对于小尺寸、高整合度和超低功耗PCIe时脉解决方案的需求。芯科实验室可提供最低功耗PCIe时脉产生器以满足其应用需求。芯科实验室PCIe时脉产生器尺寸虽小,但此单晶片解决方案中整合许多其他元件的特性,可大幅提高讯号的完整性。

芯科实验室Si5211x时脉产生器适用于空间受限、对功耗敏感,以及需要工业标准PCIe连接的消费性电子产品,如数位相机等。为满足以上消费应用的小尺寸需求,Si5211x时脉元件提供3×3毫米(mm)十接脚薄型矩形平面无引脚封装(TDFN)封装,为目前PCIe时脉市场上的最小封装。超低功耗时脉产生器与同类产品相较可减少高达八倍的电流消耗(小于15毫安培(mA),因此设计人员可更容易满足绿色能源规范,同时增强系统可靠性。另外,此款晶片还满足高达50%容差的PCIe抖动要求,具备更低的误码率,并进一步提升可靠性。

除节省功耗和提升抖动容差之外,Si5211x时脉产生器还采用创新的推挽式(Push-pull)输出缓冲技术。相较于目前市场上的解决方案,Si5211x PCIe时脉产生器整合所有终端和参考电阻,无需额外的外部元件。高整合度的晶片设计可为系统设计人员降低物料成本、电路板面积需求和设计复杂度。而其他公司的解决方案大多数需要在每路输出时脉上增加多达四个电阻,以及一个电流源参考电阻。电阻整合在晶片中还具备另一个优点,设计人员可以在Si5211x IC输出和接收器输入之间设计简洁的传输线路,简化电路板设计,消除时脉传输线路的不连续,以提升讯号完整性。

责编:
来源:新电子 #实验室# #元件#
THE END
关闭
加载

PDF 加载中...